主要内容

本页采用了机器翻译。点击此处可查看英文原文。

ASCII 编码/解码环回测试(含基板模块)

此示例模型展示了如何通过串行链路发送 ASCII 数据。

ASCII Encode 模块生成包含三个不同子消息及部分冗余数据的消息,以此展示即使存在传输错误,FIFO Read HDRS 模块仍能保持与有效字节流的同步。

FIFO Read HDRS 模块可处理任意数量的头部信息;只需在模块参数对话框中将它们作为字符串添加到元胞数组中即可。消息必须具有相同的终止字符串。在此示例中,它是由换行符和换行符组成的字符串:"\r\n"。

为测试此模型:

  1. 目标计算机必须配备两个传统串行端口。

  2. 使用空模线将传统串口 1 连接至传统串口 2。

此示例配置为使用主板串行端口(传统串行端口和传统串行端口 2)。您还可通过修改基板模块中的板卡设置,启用传统串行端口 3 和传统串行端口 4。其他串行模块可替代主板模块使用。

开放模型

open_system('slrt_ex_serialbaseboardasciitest');

关闭模型

bdclose('slrt_ex_serialbaseboardasciitest')

另请参阅